亚洲αv在线精品糸列-亚洲日韩欧美国产高清αv-未满十八18禁止免费无码网站-国产丰满老熟妇乱xxx1区-日本爽爽爽爽爽爽在线观看免

實惠可靠的電路板服務商 登錄 注冊
+86 021 3878 0308
微信公眾號微信公眾號
APP 下載(安卓)APP 下載(安卓)
  1. 首頁
  2. 新聞資訊
  3. 電路板降低噪聲與電磁干擾的小技巧

電路板降低噪聲與電磁干擾的小技巧

標簽: PCB 電路板 閱讀量: 發布時間:2017-02-09

電路板

PCB又被稱為印刷電路板,它可以實現電子元器件間的線路連接和功能實現,也是電源電路設計中重要的組成部分。旌睿今天介紹PCB電路板降低噪聲與電磁干擾的小技巧。

1. 能用低速芯片就不用高速的,高速芯片用在關鍵地方。

2. 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

3. 盡量為繼電器等提供某種形式的阻尼。

4. 使用滿足系統要求的最低頻率時鐘。

5. 用地線將時鐘區圈起來,時鐘線盡量短。

6. I/O驅動電路盡量靠近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

7. MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

8. 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。

9. 印制板盡量使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合。

10. 印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。

11. 單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。

12. 時鐘、總線、片選信號要遠離I/O線和接插件。

13. 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。

14. 時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。

15. 元件引腳盡量短,去耦電容引腳盡量短。

16. 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

17. 對噪聲敏感的線不要與大電流,高速開關線平行。

18. 石英晶體下面以及對噪聲敏感的器件下面不要走線。

19. 弱信號電路,低頻電路周圍不要形成電流環路。

20. 任何信號都不要形成環路,如不可避免,讓環路區盡量小。

21. 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

22. 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。


分享到:

首頁| 在線報價| 下單流程| 服務支持| 新聞資訊| 關于我們| 聯系我們

公司地址: 上海市閔行區江月路1388號伍信禾風廣場二號樓503室

深圳辦地址: 深圳市寶安區沙井街道寶安大道鵬城中駿compass 創新園1棟4樓A5區

郵箱: service@jretec.com

微信公眾號
微信公眾號
APP 下載(安卓)
APP 下載(安卓)
資訊信息
及時了解更多行業資訊和我司優惠活動,請輸入您的郵箱
歡迎訂閱

加載中...



To TOP